مهندس تحقق من الدوائر المتكاملة الخاصة بالتطبيقات
Client of MBR Partners
صاحب عمل نشط
نشرت في 2 ديسبمر
أرسل لي وظائف مثل هذه
الجنسية
أي جنسية
جنس
غير مذكور
عدد الشواغر
1 عدد الشواغر
الوصف الوظيفي
الأدوار والمسؤوليات
المسؤوليات
ستتعاون مع مهندسي السيليكون (توضيح النية وأهداف الأداء)، مصممي RTL (تصحيح الأخطاء وECOs)، فرق البرامج الثابتة وبرامج تشغيل Linux (التحقق المشترك بين HW/SW)، مهندسي الأداء (تتبع عبء العمل
والعدادات)، وEDA/CAD (التدفقات، الانحدارات، القياسات) لضمان نجاح السيليكون من المحاولة الأولى.
امتلك تحقق من الكتلة إلى النظام الفرعي: قم بتأليف خطط التحقق من المواصفات، تحديد استراتيجية التحفيز/التغطية، وتقديم الموافقة مع البيانات (التغطية الوظيفية/الكود/التأكيد).
قم ببناء بيئات UVM قابلة للتوسع: الوكلاء، المراقبون، لوحات النتائج، التسلسلات، نماذج المرجع (C++/Python/DPI)، فاحصات البروتوكول، والمكونات القابلة لإعادة الاستخدام.
قم بتطبيق أحمال عمل حقيقية: قم بالتعاون مع البرامج الثابتة/السائقين، تشغيل نماذج محاكاة/FPGA، و
مقارنة الأداء/السلوك مع النماذج المعمارية.
تطبيق التأكيدات & الرسمية: كتابة SVA، تشغيل الرسمية عند الاقتضاء (البروتوكول/الحيوية/السلامة)،
وإدماج النتائج في التغطية العامة.
إغلاق بوابات الجودة: تعاون التحقق من lint/CDC/RDC، سيناريوهات مستوى البوابة/إعادة التعيين/الطاقة، فحص النية منخفضة الطاقة (UPF).
تعزيز الانحدارات: امتلك خطوط أنابيب CI، اختبارات عشوائية/مقيدة، معالجة الفشل، السبب الجذري
مع RTL/التصميم، وتتبع الإصلاحات حتى الإغلاق.
التفاعل & الوثائق: حافظ على وضوح المواصفات، خطط الاختبار، لوحات معلومات التغطية، وتقارير الأخطاء لـ
المهندسين، RTL، البرامج الثابتة/السائقين، وفرق DFT/PD.
المتطلبات الأساسية:
7+ سنوات في تحقق ASIC/SoC مع SystemVerilog/UVM (امتلاك من خطة الاختبار إلى الموافقة
).
إجادة قوية في التحفيز العشوائي المقيد، لوحات النتائج، التحقق المدفوع بالتغطية
، وSVA.
يدوي مع المحاكيات الرئيسية (مثل VCS/Questa/Xcelium) وأدوات الانحدار/CI.
معرفة بالبروتوكولات القياسية (AMBA، AXI، APB، AHB) وVIPs الصناعية
خبرة في التحقق من IP/أنظمة فرعية معقدة (على الأقل واحد من: الحوسبة متعددة النوى، NoC/التوافق، I/O عالي السرعة مثل PCIe، Ethernet 100/400G، HBM/DDR، UCIe).
إجادة في البرمجة النصية للأتمتة (Python/TCL/Make) وبناء مكونات تحقق قابلة لإعادة الاستخدام.
فهم قوي لأسس SoC: إعادة التعيين، التوقيت، CDC/RDC، التحكم في الضغط الخلفي/التدفق،
عدادات الأداء.
محاكاة/نماذج FPGA (Palladium/Zebu/Veloce؛ Xilinx/Intel) وإعدادات SW-in-the-loop.
خبرة في التحقق الرسمي (JasperGold/VC Formal) وقيادة منهجية التأكيد.
وعي بـ DFT/DFD وتجربة في بدء التشغيل بعد السيليكون.
تعرض لمجالات مسرعات AI (التدفق النظامي/تدفق البيانات، تسلسلات الذاكرة، التبليط) ونمذجة المرور.
خبرة في إنشاء لوحات معلومات التغطية ودمج مقاييس التحقق في CI/CD.
خبرة في C/C++/DPI لمحاكاة RTL المشتركة.
أرسل طلبك مع روابط لبيئات UVM، أوراق، أو أمثلة على لوحات معلومات التغطية
وتقارير تصحيح الأخطاء. أرنا كيف تصمم للعثور على الحالات الحرجة قبل أن
يجدونا.
يرجى تجاهل مستويات الرواتب المذكورة هنا: العميل مرن اعتمادًا على ملفك الشخصي.
القطاع المهني للشركة
المجال الوظيفي / القسم
الكلمات الرئيسية
- مهندس تحقق من الدوائر المتكاملة الخاصة بالتطبيقات
تنويه: نوكري غلف هو مجرد منصة لجمع الباحثين عن عمل وأصحاب العمل معا. وينصح المتقدمون بالبحث في حسن نية صاحب العمل المحتمل بشكل مستقل. نحن لا نؤيد أي طلبات لدفع الأموال وننصح بشدة ضد تبادل المعلومات الشخصية أو المصرفية ذات الصلة. نوصي أيضا زيارة نصائح أمنية للمزيد من المعلومات. إذا كنت تشك في أي احتيال أو سوء تصرف ، راسلنا عبر البريد الإلكتروني abuse@naukrigulf.com
Client of MBR Partners